Virtex 5 FF1738 DUT. Single Ended Socket Clocks 2X. Differential SMA Clocks 2X. Differential SMA MGT Clocks 2X D. Upstream Connector.

Similar documents
Virtex 5 FF1136 DUT. Single Ended Socket Clocks 2X. Differential SMA MGT Clocks 2X D. Differential SMA Clocks 2X. Upstream Connector.

Virtex 5 FF1760 DUT. Differential SMA Clocks 2X D. Single Ended Socket Clocks 2X. Upstream Connector. Upstream. Power Bus and Switches 5V

CAPACITIVE LOADS ALL UNUSED I/O'S 10pF LOADS PAGES AFXII RING PAGES 8-10 PAGE 5 FF1738 PAGE 4 XGI. DDR2 MEMORY 64 bit wide 128MB MHz

DOCUMENT NUMBER PAGE SECRET

DB46 Top Level U_PSU PSU.SCHDOC. U_DB_Common DB_Common. U_Bypass_Board DB_Bypass. U_DB46_Hardware_Kit DB46_Hardware_Kit.SchDoc.

Power USB I/F. USB->Uart AX309. Power LED :25:33 I:\AX\AX309\2.0\1_POWER.SchDoc VBUS VBUS D- D+ Fuse VCC GND D3V3 U

KEIm Baseboard. PAGE DESCRIPTION 1 Block Diagram, History 2 SoM Connector. 3 LCD Connector. 4 Ethernet. 5 UART 6 Analog 7 Peripheral 8 Power

Reference Schematic for LAN9252-HBI-Multiplexed Mode

Reference Schematic for LAN9252-SPI/SQI+GPIO16 Mode

DB30 Top Level DB30 - Daughter Board Spartan3

DO NOT POPULATE FOR 721A-B ASSY TYPE

Project: Date. Version. Items V1.01 C C. SIM Technology TITLE DRAWN BY PORJECT. SIM800C+SIM28M_VTS Reference CONTENT VER CHECKED BY SIZE V1.

P50V +IN 4 -VS AD8065AR. Cap Semi SH_CLEAR. C19 Cap Semi 0.1uF R210. Res3 15K, 1% P50V U VS -IN P50V. Vout +IN -VS AD8065AR SUB_TO_ADC

AS1117M3 or LM1117MPX-ADJ ADJ. C20 0.1uF + C56. + C57 10uF. 10 uf R K 1% R18 GND 10.0K 1%

SVS 5V & 3V. isplsi_2032lv

AD2_BUSY AD2_DIN AD2_DOUT AD2_/CS AD1_/CS AD1_DOUT AD1_DIN AD_SCLK AD_CCLK AD_OSC_EN AD1_BUSY AD_CONVERT GNDIO - P115

C uF T16 VDD T15 TMS TMS MCU_PORT_VDD T14 TDO TDO T13 JCOMP JCOMP PF3 T12 PF3 T11 VDDE3 5.0V PF4 T10 PF4 PJ5 PJ5 PF6 PF6 PF9 PF9 5.0V 5.

Design Overview. Page 2 Power,Flash,SDcard User switch,reset switch. Page 3 Ethernet. Page 4 Audio. Page 5 USB. Page 6 JTAG,BOOTSW,LED,Header

AS1117M3 or LM1117MPX-ADJ REG_VDD ADJ. C20 0.1uF U6. + C57 10uF R K 1% GND 3.92K 1%

L13X DAUGHTER CARDS TABLE OF CONTENTS REV SL NO. TABLE OF CONTENTS VERSION VERSION HISTORY BLOCK DIAGRAM 4 UART-0 INTERFACE

A_SYNCOUT1_P A_SYNCOUT1_N A_SYNCOUT2_P A_SYNCOUT2_N A_SYNCOUT3_P A_SYNCOUT3_N

Revisions. TRK-KEA128 Drawn by: Nov Original Release A. INZUNZA

Generated by Foxit PDF Creator Foxit Software For evaluation only.

REVISION HISTORY DESCRIPTION INITIAL SCHEMATIC AIY REMOVED ANALOG SWITCHES CHANGED FEEDBACK

MT9V128(SOC356) 63IBGA HB DEMO3 Card

B0549-SCH-01 RD VEGA STDP4028 (DVI to DPTx) Reference Design PCB# Revision History

OTG_FS_VBUS OTG_FS_N OTG_FS_P OTG_FS_ID OTG_FS_OC OTG_FS_PWR OTG_FS_VBUS OTG_FS_N OTG_FS_P OTG_FS_ID OTG_FS_OC OTG_FS_PWR OLLO_SLEEP OLLO_SLEEP

#1 10P/DIL NORTH #3 #3 #3 #3 #3 #3 #3 #3 R198 RES0603 RES0603 DNP DNP DNP RES0603 RES0603 RES SDI_N 3-SDO_N 3-ALERT_N 3-CS_N 3-SCLK_N 3-CONV_N

CP2102 TESTAMATIC SYSTEMS POWER 5V TO 3.3V SECTION PINOUT CHECK DECOUPLING CAPACITORS. Btype USB connector TSPL_PPS_1 2.2

THE UNIVERSITY OF NEWCASTLE University Drive Callaghan NSW 2308 Australia

U1-1 R5F72115D160FPV

X-USBPD-C-SHIELD. 2 Block Diagram 3 Type-C Connector 4 USB3/USB2 5 PTN5110 PD TCPC 6 Shield Headers 7 PD Source and Sink LS 8 3V3, 5V0, 1V8 Supplies

Revisions. TWR-MEM Drawn by: Convert into FSL template 9/8/09

2.5V 1.2V / 1.5V CORE 3.3V I/O MOUNTING HOLES GROUND TESTPOINTS +5.0V DC IN. SoC Solutions FB2 R K C12 15 PF FERRITE_BEAD C14 C C13 2.

SYMETRIX INC th Avenue West Lynnwood, WA USA REV: DATE:

COVER PAGE, TOP 04 ~ 05 VGA, LED, 7SEGMENT

SCHEMATIC REV. DRAWING NO. 9268CE01C REVISIONS DESCRIPTION JUMPER TABLE RELAY CONTROL CHART A A DE N V C L O REV JP# * SEE ASSEMBLY INSTRUCTIONS

core Tiny6410.sch DM9000 DM9000-etc.sch AC97 AC97-etc.sch USB HUB USB-HUB.sch Tiny6410SDK 1103

PTN3356 Evaluation and Applicaiton Board Rev. 0.10

ALEX +12VBUS PTC 1A J17 PTTOUT U1B 3V3 C IO_VB1N1_14/DIFFIO_L10p/FLASH_nCE/nCSO FLAGB NCS0 SLWR RUP3

Quickfilter Development Board, QF4A512 - DK

Renesas Starter Kit for RL78/G13 CPU Board Schematics

RSC CHIP VDD P05 P03 P01 P04 VDD GND PWM0 AVDD VDD AVDD P0-2 P0-5 P0-1 P0-6 P0-4 P0.3 GND P00. Y1 3.58MHz P00 P01 AGND P01 P00 P02 P02 P07 P0-0 P0-7

PCB NO. DM205A SOM-128-EX VER:0.6

DISPLAY 1 DISPLAY 2 a. a b. a f. a f. b g. c d. c d. 16 x 2 HD44780 BASED ALPHANUMERIC DISPLAY LCD 16 X 2

+12V R16 100K +12V R17 100K R19 R18 100K 100K AVPP BVPP C21. C20 0.1uF. 0.1uF NOTES:

+12V R17 100K +12V R18 100K R19 100K R20 100K AVPP BVPP. C21 0.1uF. C20 0.1uF NOTES:

Headers for all pins sorted by pin no. (unpopulated) TSX-1001 Cortex-M0. Oscillator 44MHz

Sheet_Symbol_Overspeed. HA_Vel_Feedback Dec_Vel_Feedback. HA_Overspeed_N Dec_Overspeed_N

FREEDOM KL25Z. 1 Title 2 Block Diagram 3 KL25Z MCU. 4 OpenSDA INTERFACE. 5 I/O Headers and Power Supply. Initial Draft 04/10/12 M.

FRDM-KL27Z. 1 Title 2 Block Diagram 3 KL27Z MCU. 4 OpenSDA INTERFACE. 5 I/O Headers and Power Supply. Rev Description Date Approved

FREEDOM KE02Z. 1 Title 2 Block Diagram 3 KE02Z MCU. 4 OpenSDA INTERFACE. 5 I/O Headers and Power Supply. Initial Draft 02/01/13

VREF XREF=1/A1,1/B2,7/A2 C103 AVDD 0.1U VDDCORE DRVDD VDDIO ENC+ ENC- AIN+ OVR EC2 XREF=2/B2 XREF=2/B2 XREF=2/B2 XREF=2/A1 XREF=1/A1,7/B1 XREF=2/B2

Note: Please refer to AX110xx Network SoC Application Design Note for more detailed information.

RTL8211DG-VB/8211EG-VB Schematic

Realtek Semiconductor Corp. Title RTL8213(M)_FHG_V1.0

MSP430F16x Processor

01 TITLE PAGE 02 MCU 03 DEBUG INTERFACE 05 POWER BRIDGE 06 MOSFET DRIVERS / VI SENSING XSKEAZ128REFDES

Intel Edison. 7V to 15V Brick Power Supply. 4.4V power supply and battery recharger UART 1 USB 0TG. EDISON BREAKOUT BOARD Title Title page

DAC PLAY0 PLAY0 CT7601 DAC REC ADC REC RCA * 2. Power LDO RCA. RCA * 2 SPDIF output x2 RCA RCA RCA. Ext. MCU POR. PWM LED x 2. SPDIF input x 1.

Sheet_Symbol_Overspeed. HA_Vel_Feedback Dec_Vel_Feedback. HA_Overspeed_N Dec_Overspeed_N

HIgh Voltage chip Analysis Circuit (HIVAC)

LLP ATCA CARRIER PAGE:

ALEX +12VBUS PTC 1A J17 PTT U1B. 126 IO_VB1N1_14/DIFFIO_L10p/FLASH_nCE/nCSO FLAGB NCS0 SLWR. IO_VB1N1_9/DIFFIO_L7p/DQS2L/CQ3L/CDPCLK0 RUP3

ZCRMZN00100KITG. Crimzon Development Board Kit. Product User Guide. Introduction. Kit Contents. Applying Power to Development Board

S08P-LITE. 1 Title Page 2 Block Diagram 3 MCU & Arduino Headers 4 OSBDM & Power Supply 5 On-board Peripherials S08P-LITE. 23-Jun-17. V3.

1 INDEX & POWER, RESET 2 RF, SERVO & MPEG - MT1389E 3 MEMORY - SDRAM, FLASH/EEPROM 4 VIDEO OUT 5 AUDIO DAC WMA8766

PS2_B_CLOCK PS2_B_DATA PS2_A_CLOCK PS2_A_DATA UART_C_RXD UART_B_RXD UART_A_RXD UART_C_TXD UART_B_TXD UART_A_CTS UART_A_TXD UART_A_RTS GPIO[0:31]

FREEDOM KL26Z. Table of Contents 1 Title 2 Block Diagram 3 KL26Z MCU. 4 OpenSDA INTERFACE. 5 I/O Headers and Power Supply FRDM-KL26Z.

HF SuperPacker Pro 100W Amp Version 3

8V Title SCHEMATIC, 8V89317EVB REV A. Date: Friday, June 14, Power Supply. XTAL Interface. 12.8MHz TCXO/OCXO LED Status IN1 OUT1

ISA INTERFACE & POWER SELECTION Size Document Number Rev Custom. XR82C684 EVAL BOARD 1.2 Date: Monday, August 13, 2007 DO NOT INSTALL CON_AT62B

For max 243 R2OUT is low when R2IN is disconnected enabling the MAX 489 (RS-485) This will not work if MAX232 is used!

PLAY0 CT7601 QFN48 REC ADC REC. Power LDO RCA RCA RCA*2. Ext. MCU RCA*2. SPDIF output. PWM LED x 2 POR. SPDIF input x 1 Flash. connector.

P&E Embedded Multilink Circuitry

D28 D28 1N4001 1N4001 R301 R375 R k. 10k R82 R82. 47k. 47k USB_IN. 20k. 20k R87 R87 +3V. C uF. C uF GND +1V8. C uF.

CONTENTS: REVISION HISTORY: NOTES:

Revisions. TWR-LCD-RGB Drawn by: Initial Release 15-JUL-11

NOTE: This page is a hierarchical representation of the design. Only the connectors are physical components.

J1B B1 B3 B5 B7 B9 B11 B13 B15 B17 B19 B21 B23 B25 B27 B29 B31 B33 B35 B37 B39 B41 B43 B45 B47 B49 B51 B53 B55 B57 VCC VCC USB_DET

[1] [1] C7 10nF. C4 10nF SCL [2] SDA [2] CS_SD PWR_PRSNT [4] INT_BTN0 [2] INT_BTN1 [2] LOADER_EN [4] [1] TXLED [1] J11 [1] RST +3V3 RST

Host MSP430. dacqs_host_board 12/7/2016 9:26 PM. U1 Value +3V3 AVCC_HOST UART_1_TX UART_1_RX MSP_SCLK UART_2_TX UART_2_RX CUTDOWN_EN MSP_SS

DP CoiNel Technology Solutions LLP GND GND GND GND. ETH_RST is connected to P1.28 GND GND GND GND GND GND GND GND GND ED 1. Vcc O 3 GND IOGND 35

20-JUNE-14 SCHEMATIC HSC REV. DRAWING NO.

MUSIC. California Institute of Technology. HEMT Power Supply Precision Voltage Source. D. Miller 8/17/2011 REVISION RECORD LTR DATED: C31 5V_ID 10K

CAN 1 CAN 2. CoiNel Technology Solutions LLP GND GND GND GND GND GND J1 JUMPER J2 JUMPER. 100nF. 100nF R2 120 R1 120 VDD 3 CAN1_H CAN2_H

A Power, JTAG, LEDs FPGA_TCK FPGA_TDO FPGA_TMS FPGA_TRST FPGA_TDI nanofip_misc.sch

CD300.

PowerIn Connector to Power Modules

R5 330K R49 100K Q4 BC549 R12 2K2 U2B TL074 R50 100K R28 3K3. VR7 47KB via J38 R48 100K C BASSDRUM_TRIG. VR6 10K via J39 R29 100K R51 22K Q11 BC559

INDEX/ RESET& EEPROM JINPIN ELECTRICAL COMPANY LTD.ZHUHAI.S.E.Z SF_CE SF_SO SF_CLK SF_SI SF_CE SF_SO SF_CLK SF_SI PC_SCL PC_SDA SCL SDA RST

XIO2213ZAY REFERENCE DESIGN

SCHEMATIC AD9265 CMOS EVALUATION BOARD REV. DRAWING NO. AD9265CE01A REVISIONS DESCRIPTION JUMPER TABLE RELAY CONTROL CHART A A DE N V C L O

DNI = DO NOT INSTALL PLACE R3, R9, R47 & R49 ON THE TRACE - NO STUB R18 TO SHARE PADS W/ T5 R18 0. Date: Tuesday, March 26, 2013

HOSCO HOSCI AS M AS M C1 18P C2 18P C1 18P C2 18P GND VCC3 GPIOK7 R82 R82 10K A20 10K. #OffHook. FmHook #TRANSLED. VxBP 0.1U 0.

Desired Part Placement. Max current set to 3A (motor Drive is 2.5A) SCI-DRV8814-MVK Mike Claassen B1 Dawn Ritz 40V. VDC_In GND. Board Test Points TP1


SYMETRIX, INC th Avenue West Lynnwood, WA USA

A B C D TXD[15:0] TXD10 TXPAR 2.2K R38 RA12 1 RA13 AD10 +3V J98 PHY_INT HSERR R70 PRST TXPAR. ATM Physical Local Bus. Local Bus Interface.

nrf52840-mdk V1.0 An Open-Source, Micro Development Kit for IoT Applications using the nrf52840 SoC Revision History Function Description Page Rev.

Transcription:

PGE System Monitor ux PGE System Monitor PGE System ce Upstream PGE Upstream onnector PGE Single Ended Socket locks X PGE ifferential SM locks X PGE ifferential SM MGT locks X PGE 0- Power us and Switches V OR V PGE - MGT LOOPK JK VINT VO RIK VINT JK VO JK Virtex FF UT PGE Switches User Reset Program PGE ONE INIT LE LE PGE VUX VV PGE MGT Power Supply VO V VUX JK VV onfiguration Platform Flash SPI PI JTG System ce ownstream ownstream onnector Single Ended Socket locks X ifferential SM locks X User LE's LL UT I/O TEST POINTS PGE - V_PLL PGE - PGE PGE PGE PGE VTTTX SH P/N 0 RT P/N 0 F P/N 00 VTTRX SHEM,ROHS OMPLINT, VIRTEX FF UGHTER LOK IGRM ate: --00_0: Size: 0 0 rawn y

V J H-X V_EN V_TMP PN0-0S-.S- PN-0P-.S- SYSTEM E UPSTREM 0 0 0 0 0 0 0 TK TO TI TMS TMS OWNSTREM_TI TO TK 0 P P PN0-S-.S- PN-P-.S- UPSTREM ONNETORS 0 0 0 0 UPSTREM_IN OUT_USY ONE ONE LK LK OUT_USY RWR_# PROG PROG INIT INIT VO_0 LK Termination R 00 /W R 00 /W 0 0 0 0 0 0 0 0 0 0 FX_M0 FX_M FX_M S_# 0 0 P P OWNSTREM ONFIG J _IN 0 H-X -: SERIL -: PRLLEL V R0 0 /0W ON_OR_TO J H-X JTG JUMPER ON OR JTG HIN SELETION PROM JTG -: Enable -: isable PROM_TO TI J H-X FPG JTG -: Enable -: isable FPG_TO ON_OR_TO FPG_TI -: SERIL HINING TO NEXT OR -: TERMINTION OF LST OR IN THE HIN TEST POINTS 0-0--0 0-0--0 0-0--0 0-0--0 J J J J SYSTEM E OWNSTREM OWNSTREM ONNETORS FLYING WIRE ONFIGURTION PORT INIT LE ONE LE USER LE'S SWITHES VO_0 R.K /W R.K /W R.K /W VO_0 FX_M FX_M FX_M0 V J S_# TI PROG 0 TO INIT TK ONE TMS OUT_USY RWR_# HSWP_EN LK 0 _IN 0 0 0 0 H-X 0 0 0 M M M0 R.K /W INIT VO_0 R.K /W V LE-GRN-SMT R 0 /W S Q VO_0 ONE R 0 /W V LE-GRN-SMT R 0 /W S Q LE-GRN-SMT LE-GRN-SMT UT UT UT UT UT UT UT R R R R00 R0 R0 R0 00 00 00 00 00 00 00 /W /W /W /W /W /W /W S LE-GRN-SMT R0 00 /W S LE-GRN-SMT S LE-GRN-SMT R0 00 /W S LE-GRN-SMT S LE-GRN-SMT R0 00 /W S LE-GRN-SMT UT S LE-GRN-SMT R0 00 /W S LE-GRN-SMT UT S UT LE-GRN-SMT R 00 /W S LE-GRN-SMT UT UT S S LE-GRN-SMT R 00 /W LE-GRN-SMT UT 0 UT S0 LE-GRN-SMT R0 00 /W S LE-GRN-SMT UT UT R0 00 /W S R0 00 /W S ate: SHEM,ROHS OMPLINT, VIRTEX FF UGHTER Size: --00_0: PROG UT 0 VO_ R.K /W R.K /W rawn y Program USR Reset SH P/N 0 RT P/N 0 F P/N 00 IN ONN, PORTS, STTUS LES, SWITHES SW EVQ-L0K SW EVQ-L0K 0

ONFIGURTION PROM SPI INTERFE PI INTERFE V V 0.UF PROM EOMPRESION (OPTIONL) J H-X J H-X PROM_LKOUT LK PROM_LK INIT PROM_OE OUT_USY PROG ONE TI TK TMS PROM_TO VO_0 VO_ H-X VJ_PROM VO_PROM VINT_PROM VV GN _ GN_ VINT_ VO_ USY F GN VO LKOUT 0 0 0 EO 0 _ OE/RESET VO_ LK E GN _ VINT_ VINT _ GN _ GN_ TI_ VO_0 0 0 TK_0 _ TMS_ 0_ TO_ REV_SEL_ GN_ REV_SEL0_ VJ_ EN_EXT_SEL XFP-VOG U J REV_SEL REV_SEL0 EN_EXT_SEL_# V 0.UF V 0.UF _IN PROM_0 0 J H-X J V 0.UF H-X V 0.UF V 0.UF V 0.UF MOE -: SERIL -: PRLLEL V 0.UF 00 V 0.UF R.K /W R0.K /W HOL V U0_ U_ U_ U_ (FS0_#) UT IN J 0-0 SELET T_OUT MP-VMFG U0 VO_0 LOK T_IN U_ U_ U_ U_ GN WRITE UT (FS0_#) LK _IN UT 0(SPI_MOSI) 0 J H-X R.K /W LK UT 0(SPI_MOSI) VO_ UT 0 R.K /W R.K /W R.K /W VO_ R.K /W R.K /W R.K /W 0 0 UT UT UT UT FLSH_OE_# UT UT UT U Q0 Q Q Q Q Q Q Q Q Q 0 Q0 Q Q 0 Q Q Q WE WP V RST OE 0 E WIT LK RFU VSS0 VSS VSS VQ VPP V0 V JSFP0T NOTE: VO_, VO_, N VO_ MUST E TIE TOGETHER FOR PROPER OPERTION 0 0 0 0 UT UT UT 0 0 UT UT 0 UT FLSH_ FLSH_ R0 FLSH_VPP.K /W 0 0 V V 0.UF 0.UF VV VO_ 0.UF 0V V TNT 0.UF VUX F HZ00E0R-0 -: FILTERE VUX -: V FROM HR F V 0.0UF HZ00E0R-0 VSS V UF VSS GN U I_0 V GN I_ MX0 SYSTEM MONITOR SUPPLY OUT OUTS OUTF IN J0 U IN REF0IZT H-X VV J H-X VREFOUTV YV V YV 00NF V 00NF -: FILTERE POWER -: FIXE POWER SUPPLY VREFOUTV V 0.0UF -: FIXE POWER SUPPLY -: VREFIN FROM HR J VREF_P_R VREFINV H-X VO_0 0UF 0V TNT V 0.0UF R0 0 /0W 0V.UF VO_0 VREF_P FPG NK0 ONFIGURTION V_0 Y V_0 VSS Y VSS_0 VREF_P VREFP_0 VSS VREFN_0 G0 VO_0 L VO_0 0V V 0.UF 0.0UF FF NK0 U LK_0 H LK S 0 T0 S_# _IN_0 R _IN _OUT_USY_0 JOUT_USY ONE_0 R ONE XN_0 XN XP_0 XP HSWPEN_0 P HSWP_EN INIT 0 T INIT M0_0 H M0 M_0 H0 M M_0 J M PROGRM 0 R PROG R_FUSE_0 F0 RFUSE RWR 0 R0 RWR_# TK_0 G TK TI_0 H FPG_TI TO_0 J FPG_TO TMS_0 H TMS VTT_0 P0 VTT RSV V RSV VN_0 VN VP_0 VP ONN_M_FF0 SPI INTERFE SPI INTERFE R NP XX XX R0 K /W R0 K /W R R 0.0UF00 /W V 00 /W SM_VN SM_VP PRLLEL LE ONNETOR ate: J 0-0 --00_0: VO_0 TMS TK TO TI INIT VTT Supply VTT SHEM,ROHS OMPLINT, VIRTEX FF UGHTER ONFIGURTION 00 SH P/N 0 RT P/N 0 F P/N 00 J H-X Size: 0 0 rawn y

VO_ U VO_ U VO_ 0UF 0V TNT 0 0V.UF 0V 0.UF V 0.0UF F VO_ J VO_ FF NK IO_L0N P UT 0 IO_L0P N UT IO_LN P UT IO_LP P UT IO_LN 0_ N 0 IO_LP P IO_LN N IO_LP M IO_LN_VREF_0 P IO_LP P IO_LN N IO_LP N IO_LN N IO_LP N IO_LN 0_ M 0 IO_LP M IO_LN M IO_LP N0 IO_LN 0 P IO_LP N PI INTERFE -0 VO_ 0UF 0V TNT 0V.UF 0V 0.UF V 0.0UF R VO_ T VO_ FF NK IO_L0N_G P0 IO_L0P_G N0 IO_LN_G L IO_LP_G K IO_LN_G_0_ P IO_LP_G N IO_LN_G L IO_LP_G L IO_LN_G_VREF_ N IO_LP_G_ P IO_LN_G_ M IO_LP_G_ M IO_LN_G_ M IO_LP_G_ M IO_LN_G_VRP_ N IO_LP_G_VRN_ N IO_LN G_ L IO_LP G_ L IO_LN G_ P IO_LP G_ P 0 LK0 LK LK LK LVS_N LVS_P LK LK LVTTL LVTTL LVS_N LVS_P PI INTERFE Q0-Q SM LOKS SOKET LOKS SM LOKS ONN_M_FF0 ONN_M_FF0 VO_ U VO_ 0UF 0V TNT 0V.UF 0V 0.UF V 0.0UF R VO_ V VO_ FF NK IO_L0N RS0_ K IO_L0P RS_ K IO_LN K0 IO_LP J0 IO_LN K IO_LP K IO_LN_0_ M IO_LP L0 IO_LN_VREF_FOE MOSI_ M IO_LP_FS L IO_LN_SO L IO_LP_FWE M IO_LN P IO_LP N IO_LN K IO_LP K IO_LN FS_ M IO_LP N IO_LN_0_FS0_ J IO_LP FS_ K UT UT UT UT UT 0 UT UT UT UT 0 UT UT UT 0 PI INTERFE - SPI INTERFE SPI_MOSI PI FLSH_E_# & SPI SELET PI INTERFE FLSH_WE_# PI INTERFE Q0-Q PI REVISION SELET PINS UT 0 FLSH_ UT UT J 0 H-X R00.K /W UT FLSH_ UT UT R.K /W -: Selects R from FPG to FLSH R -: Selects RS from FPG to FLSH R -: Pulldown for RS applications -: Selects R from FPG to FLSH R -: Selects RS0 from FPG to FLSH R -0: Pulldown for RS applications ONN_M_FF0 SH P/N 0 RT P/N 0 F P/N 00 SHEM,ROHS OMPLINT, VIRTEX FF UGHTER ONFIGURTION ate: --00_0: Size: 0 0 rawn y

UPPER LOKS OTTOM LOKS VO_ VO_ VO_ U OE0_R 0 Ohm Routing 0 /0W X OE_ V_ OE_ GN R GN GN SIG GN GN GN GN SIG GN GN V_ OUT -- J 000 J 000 R0 LVTTL0_R /W LK0 LVTTL0 J0 0 V 0.UF H-X FX LOW SPEE 0 OHM LOK ONNETION OE_R 0 Ohm Routing 0 /0W X OE_ V_ OE_ GN V_ OUT J0 000 00 Ohm ifferential Routing 00 Ohm ifferential Routing GN GN LVS0_N SIG LVS_N GN GN R NOTE: R NOTE: 00 PLE RESISTOR J 00 PLE RESISTOR LOSE TO FPG 000 LOSE TO FPG /W /W GN GN LVS0_P SIG LVS_P GN GN R -- R LVTTL_R LVTTL 0 V 0.UF /W J LK H-X FX LOW SPEE 0 OHM LOK ONNETION VO_ 0UF 0V TNT 0V.UF 0V V 0.UF 0.0UF E VO_ H VO_ FF NK IO_L0N G_ J LVS0_N IO_L0P G_ J LVS0_P IO_LN G_ L LVTTL0 IO_LP G_ M LVTTL IO_LN_G_VRP_ K LK IO_LP_G_VRN_ J LK IO_LN_G_ M LK IO_LP_G_ M LK IO_LN_G_VREF_ M LK IO_LP_G_ L LK IO_LN_G_ K LK0 IO_LP_G_ L LK IO_LN_G_ L LK IO_LP_G_ L LK IO_LN_G_ J0 LK IO_LP_G_ K LK IO_LN_G_ K LK IO_LP_G_ L LK IO_LN_G_ L0 LVS_N IO_LP_G_ K0 LVS_P ONN_M_FF0 SM LOKS SOKET LOKS SM LOKS OE_R 0 /0W X OE_ V_ OE_ GN 0 Ohm Routing R GN GN SIG GN GN GN GN SIG GN GN V_ OUT -- J 000 J 000 VO_ LVTTL_R R /W LK LVTTL J 0 V 0.UF H-X FX LOW SPEE 0 OHM LOK ONNETION OE_R 0 Ohm Routing 0 /0W X OE_ V_ OE_ GN V_ OUT R LVTTL_R H-X FX LOW SPEE 0 OHM LOK ONNETION J 000 00 Ohm ifferential Routing GN 00 Ohm ifferential Routing GN LVS_N SIG LVS_N GN GN R NOTE: R0 NOTE: 00 PLE RESISTOR J 00 PLE RESISTOR LOSE TO FPG 000 LOSE TO FPG /W /W GN GN LVS_P SIG LVS_P GN GN R -- VO_ /W LK LVTTL J 0 V 0.UF ate: FX LOK ONFIGURTION -, -: LOW SPEE 0 OHM LOK ONNETION -, -: HIGH SPEE 00 OHM IFFERENTIL LOK ONNETION TO IFFERENTIL PIR -, -: HIGH SPEE 00 OHM IFFERENTIL LOK ONNETION TO IFFERENTIL PIR -, -0: LOW SPEE 0 OHM LOK ONNETION LK LVS0_N HSLK_Q_N LVS_N LK LK0 LVS_N HSLK_Q_N LVS_N LK SHEM,ROHS OMPLINT, VIRTEX FF UGHTER --00_0: J 0 J H-X 0 H-X LK LVS0_P HSLK_Q_P LVS_P LK LK LVS_P HSLK_Q_P LVS_P LK SH P/N 0 RT P/N 0 F P/N 00 SOKET LOKS, SM IFF LOKS Size: 0 0 rawn y

VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_SM0P_ IO_LN_SM0N_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP SMP_ IO_LN SMN_ IO_L0P SMP_ IO_L0N SMN_ IO_L0P_ IO_L0N_ NK FF VO_ VO_ VO_ IO_LP SM0P_ IO_LN SM0N_ IO_LP SMP_ IO_LN SMN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_ IO_LN_VREF_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_SMP_ IO_L0N_SMN_ NK FF ate: Size: rawn y SYSTEM MONITOR MLE ONNETOR SYSTEM MONITOR FILTERS LE'S LE'S USR RESET LE'S UT 0 UT UT SM P SM N UT UT UT UT UT 00 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 /W K R /W K R /W K R /W K R /W K R /W K R0 /W K R /W K R /W K R /W K R /W K R /W K R /W K R /W K R /W K R /W K R0 /W K R UT /W K R UT /W K R /W K R /W K R /W K R /W K R /W K R /W K R /W K R /W K R0 /W K R /W K R /W K R /W K R /W K R --00_: 0 RT P/N 0 SH P/N 0 SYSTEM MONITOR SHEM,ROHS OMPLINT, VIRTEX FF UGHTER F P/N 00 0 E H0 J0 J J G H F0 G F F E U V T U R T P P M N L M L K K0 L0 0 E0 0 U ONN_M_FF0 Y V 0 W0 Y0 N0 P0 M N L M L0 L J K H J F G W Y V0 W U V T U T0 T P R0 R P Y Y Y F G U ONN_M_FF0 SM_R_P UT UT UT UT UT UT UT UT 0 UT UT VREF UT UT UT UT UT UT UT UT 0 UT UT 0 UT 0 SM0_R_N SM0_R_P SM_R_N SM_R_N SM_R_P SM_R_N SM_R_P SM_R_N SM_R_P SM_R_N SM_R_P SM_R_N SM_R_P SM_R_N SM_R_P SM_R_N SM_R_P UT 0 UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT VREF UT 0 UT UT UT UT UT UT UT UT SM_R_P SM_R_N SM_R_P SM_R_N SM_R_P SM_R_N SM_R_N SM_R_P SM_R_N SM0_R_P SM0_R_N SM_R_P SM_R_N VSS VSS SM N SM P SM N SM P VSS 0 0 0 0 J H-X SM_R_P SM_R_P SM_R_N SM_R_P SM_R_N 0 0.0UF V 0 0.0UF V VO_ TNT 0V 0UF.UF 0V 0.UF 0V 0.0UF V VO_.UF 0V TNT 0V 0UF 0.UF 0V 0.0UF V 0.0UF V SM_R_P SM_R_N 0.0UF V SM_R_P SM_R_N 0.0UF V SM_R_P SM_R_N 0.0UF V SM0_R_P SM0_R_N 0.0UF V SM_R_N 0 0.0UF V 0 0.0UF V 00 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0.0UF V SM0_R_P SM_R_P SM_R_N SM_R_P SM_R_N SM_R_P SM_R_N SM_R_P SM_R_N SM_R_P SM_R_N SM_R_P SM_R_N SM0_R_N 0 0.0UF V SM_R_P SM_R_N 0 0.0UF V SM_R_P SM_R_N SM_VP SM_VN VSS XP XN VSS VSS V VREFINV VSS VSS VSS VREFOUTV VSS VSS VSS VSS VO_ VO_ SM_R_P UT SM P SM N UT UT UT UT UT UT UT UT UT UT UT

VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ FF NK VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ NK FF VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ VO_ VO_ FF NK VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ FF NK VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ FF NK ate: Size: rawn y FLSH_LK FLSH_WIT FLSH_WP_# FLSH_V_# FLSH_RST_# PI INTERFE --00_: 0 RT P/N 0 SH P/N 0 UT INTERFE F P/N 00 SHEM,ROHS OMPLINT, VIRTEX FF UGHTER 0 V U0 L M V V K L W V J K Y W H J W W G H Y Y W W0 Y0 0 T T R R T T P P U U N N U ONN_M_FF0 V U0 P U T T R R0 T0 R T U U U U K0 L0 J J K K N M P0 P N P M M R T R P V V U U U V V V0 L L U ONN_M_FF0 G F F G K J L K J0 K0 H J N N N N M L H G H H0 F F F G G H E0 F0 J H E F G E E M M G0 H U ONN_M_FF0 Y W T N0 N T R P R U T T T T U T R R0 T0 T R L L M L K K K K M N T R N P R P N P N M R R U ONN_M_FF0 F J H J J G G H J G H K J F F K L E E H H0 L0 L G F M N G H M N G F N0 P0 K L K K L M U ONN_M_FF0 R /W UT UT UT UT UT UT UT UT UT UT 00 UT 0 UT UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT 0 UT VREF UT VREF VO_ VO_ VO_ 0UF 0V TNT 0UF 0V TNT VO_ 0 0UF 0V TNT 0V 0.UF V 0.0UF 0V.UF 0.0UF V 0 0.UF 0V TNT 0V 0UF.UF 0V VO_ 0V.UF 0V 0.UF V 0.0UF 0V.UF 0V 0.UF V 0.0UF VO_ VO_ VO_ VO_ 0.0UF V 0.UF 0V.UF 0V TNT 0V 0UF VO_ UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT VREF UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 00 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT FLSH_LK_TMP UT UT UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT 0 UT UT VREF UT UT 0 UT 0 UT UT UT 0 UT 0 UT UT UT UT 0 UT 0 UT 0 UT UT UT 0 UT 0 UT VREF UT UT 0 UT 00 UT UT UT UT UT 0 UT UT UT UT

VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ NK FF VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ VO_ VO_ NK FF VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ NK FF VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ VO_ VO_ NK FF VO_0 VO_0 VO_0 IO_LP 0 IO_LN 0 IO_LP 0 IO_LN 0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_VREF_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_VREF_0 IO_LP_0 IO_LN_0 IO_LP_VRN_0 IO_LN_VRP_0 IO_LP 0 IO_LN 0 IO_L0P 0 IO_L0N 0 IO_L0P_0 IO_L0N_0 NK0 FF ate: Size: rawn y --00_0: 0 RT P/N 0 SH P/N 0 UT INTERFE F P/N 00 SHEM,ROHS OMPLINT, VIRTEX FF UGHTER 0 R P L F G V V0 E F R T F F R R E P P E E M L M M K L K K U V J J T0 T H H U U G G N N U ONN_M_FF0 G0 T U U T K J H J K J L L N P L M N M Y Y W V W V V E F E F G H G U V R T R P K L U ONN_M_FF0 G0 E G H 0 H H J J L K 0 F F E E0 F F0 E F E E G G F F J K U ONN_M_FF0 G0 R0 T0 N0 P0 G F F G E E E M L N M N P L M J H K K J K G H T R V0 U H K U ONN_M_FF0 U0 R P K J M L N M P N R P R R E E0 F F0 G G W W Y W Y V W T U T U V U K0 K H0 J0 H H U ONN_M_FF0 TNT 0V 0UF UT 0_VREF UT 0_VREF VO_ VO_ VO_ 0UF 0V TNT 0V.UF 0V 0.UF V 0.0UF 0.0UF V 0.UF 0V.UF 0V TNT 0V 0UF VO_ VO_ 0.UF 0V 0.UF 0V 0.0UF V VO_ UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT 0 UT UT VREF UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 VO_0 VO_ UT 0_VREF UT VREF UT UT UT UT UT UT UT UT UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 00 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 0UF 0V TNT 0.0UF V VO_0 0.UF 0V.UF 0V TNT 0V 0UF 0V.UF 0V 0.UF VO_ V 0.0UF

VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ NK FF VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ NK FF VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ NK FF VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ NK FF VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ NK FF ate: Size: rawn y --00_0: 0 RT P/N 0 SH P/N 0 UT INTERFE SHEM,ROHS OMPLINT, VIRTEX FF UGHTER 0 F P/N 00 L K H G H M N J J0 V V H0 H T U G H T R G G M M N M N N L L P P L L0 P R K K0 N P K J T R U ONN_M_FF0 U0 R P V V U U R R U T U T V V H J H G F G L M L M J K K J N M R P R P P N T T V U G F U ONN_M_FF0 H G0 E K0 L0 H H H0 J0 J H K J K K E0 F0 F F G G E F R0 P0 E P N0 E N P F E M M G G L L J H U ONN_M_FF0 H E E F F E H J G G G H H G N P M M M M U T T U R R P P L L K J K J L K E E F F N N U ONN_M_FF0 M L J F F E F R T T R U U V V E E E L K L L J K H J N M M N P N P P H G H G U ONN_M_FF0 0UF 0V TNT VO_ VO_ TNT 0V 0UF.UF 0V 0.UF 0V 0.0UF V VO_ 0V.UF 0V 0.UF V 0.0UF VO_ UT UT UT UT UT UT UT UT UT 00 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT VO_ VO_ VO_ UT 0 UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT 00 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT 0_VREF UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT 0 UT UT UT 0 UT UT UT UT UT UT UT 0V.UF VO_ V 0.0UF 0V 0.UF 0 0UF 0V TNT 0V.UF VO_ V 0.0UF 0V 0.UF 0UF 0V TNT TNT 0V 0UF 0.UF 0V 0.0UF V VO_.UF 0V

VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ NK FF VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ NK FF VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ NK FF VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ NK FF VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ NK FF ate: Size: rawn y --00_0: 0 0 RT P/N 0 SH P/N 0 UT INTERFE SHEM,ROHS OMPLINT, VIRTEX FF UGHTER 0 F P/N 00 V U0 P P P W V P0 R V V N N0 V U M M V U L L U U U T V0 V W V U U R T U U T R W V R0 T0 W V U ONN_M_FF0 Y U0 Y W Y Y Y V W W0 V0 Y W W0 Y Y0 0 0 W W Y Y V W V W U ONN_M_FF0 G0 E E 0 0 E 0 F0 E0 E E 0 U ONN_M_FF0 W V T Y W W Y Y W 0 Y0 W W0 Y0 W 0 Y W W Y Y Y W Y W U ONN_M_FF0 J F 0 0 E 0 0 0 U ONN_M_FF0 0UF 0V TNT UT VREF UT UT 0 UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT VO_ 0V.UF V 0.0UF 0V 0.UF 0UF 0V TNT VO_ UT UT UT UT UT VO_ VO_ UT VREF UT VREF UT UT UT 0 UT UT UT 0 UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT VREF UT VREF UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT 00 UT 0 UT 0 UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT 0 VO_ VO_ UT 0 UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 00 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT VREF UT VREF UT UT UT UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT UT UT 0 UT UT UT 0 UT 0 UT 0 UT 0 UT 0 VO_ 0V.UF V 0.0UF 0 0V 0.UF 0V.UF VO_ V 0.0UF 0V 0.UF 0UF 0V TNT VO_ VO_ 0V.UF V 0.0UF 0V 0.UF 0UF 0V TNT.UF 0V 0.0UF V 0 0.UF 0V TNT 0V 0UF

SIG GN GN GN GN SIG GN GN GN GN SIG GN GN GN GN SIG GN GN GN GN TXP_ TXP0_ TXN_ TXN0_ RXP_ RXP0_ RXN_ RXN0_ RREF_ REFLKP_ REFLKN_ MGTV_ MGTV_ VTTTX_ VTTTX_ VTTRX_ VPLL_ NK FF TXP_ TXP0_ TXN_ TXN0_ RXP_ RXP0_ RXN_ RXN0_ REFLKP_ REFLKN_ MGTV_ MGTV_ VTTTX_ VTTTX_ VTTRX_ VPLL_ NK FF TXP_ TXP0_ TXN_ TXN0_ RXP_ RXP0_ RXN_ RXN0_ REFLKP_ REFLKN_ MGTV_ MGTV_ VTTTX_ VTTTX_ VTTRX_ VPLL_ NK FF TXP_ TXP0_ TXN_ TXN0_ RXP_ RXP0_ RXN_ RXN0_ REFLKP_ REFLKN_ MGTV_ MGTV_ VTTTX_ VTTTX_ VTTRX_ VPLL_ NK FF ate: Size: rawn y.v.v.0v --00_0: 0 RT P/N 0 SH P/N 0 UT INTERFE SHEM,ROHS OMPLINT, VIRTEX FF UGHTER 0 F P/N 00 N H M J M J L K K K L L N H J M U ONN_M_FF0 R K P L P L N M M M N N R K L P U ONN_M_FF0 G F F E E E G F U ONN_M_FF0 T Y U Y U W V V V W W T U Y U ONN_M_FF0 L FERRITE-0 RREF REFLKP V_PLL VTTTX V VTTRX L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V 0.UF 0V L0 FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V _V _V_PLL _V_PLL _V_PLL _VTTRX _VTTRX _VTTRX _V _V _VTTTX _VTTTX _VTTTX J 000 J 000 _TX0N _TXP _TXN _TX0P _VTTRX _V_PLL _VTTTX _REFLKN _TXP _TXN _TX0P _TX0N _VTTRX _V_PLL _VTTTX _V _TXP _TXN _TX0P _TX0N _VTTRX _V_PLL _VTTTX _V J 000 J 000 _TX0N _TX0P _TXN _TXP _REFLKN _REFLKP _V _VTTTX _V_PLL _VTTRX L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V _VTTTX _V _VTTRX _V_PLL R. /W % _VTTTX _V

TXP_0 TXP0_0 TXN_0 TXN0_0 RXP_0 RXP0_0 RXN_0 RXN0_0 REFLKP_0 REFLKN_0 VTTTX_0 VTTTX_0 VTTRX_0 VPLL_0 MGTV_0 MGTV_0 NK0 FF TXP_ TXP0_ TXN_ TXN0_ RXP_ RXP0_ RXN_ RXN0_ REFLKP_ REFLKN_ MGTV_ MGTV_ VTTTX_ VTTTX_ VTTRX_ VPLL_ NK FF RTERM TXP_ TXP0_ TXN_ TXN0_ RXP_ RXP0_ RXN_ RXN0_ REFLKP_ REFLKN_ VTTTX_ VTTTX_ VTTRX_ VPLL_ MGTV_ MGTV_ NK FF TXP_ TXP0_ TXN_ TXN0_ RXP_ RXP0_ RXN_ RXN0_ REFLKP_ REFLKN_ MGTV_ MGTV_ VTTTX_ VTTTX_ VTTRX_ VPLL_ NK FF ate: Size: rawn y.v.v.0v --00_0: 0 RT P/N 0 SH P/N 0 UT INTERFE SHEM,ROHS OMPLINT, VIRTEX FF UGHTER 0 F P/N 00 W Y Y W Y Y Y Y U ONN_M_FF0 Y U ONN_M_FF0 W P V R V R U T T T U U W P R V U ONN_M_FF0 J H E H E G F F F J E H G G U ONN_M_FF0 L FERRITE-0 RTERM RTERM_ 0_TXP 0_TXN 0_TX0P 0_TX0N 0_VTTRX 0_V_PLL 0_VTTTX 0_V _TX0N _TX0P _TXN _TXP R. /W % _V_PLL _VTTRX _V _VTTTX _TX0N _TX0P _TXN _TXP _V _VTTTX _VTTRX _V_PLL V_PLL VTTTX L FERRITE-0 0 0.UF 0V V VTTRX L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L0 FERRITE-0 0.UF 0V 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L0 FERRITE-0 0.UF 0V _V _V _VTTRX _V_PLL _V_PLL _V_PLL _VTTRX _VTTRX _V _VTTTX _VTTTX _VTTTX L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V 0_VTTTX 0_V 0_VTTRX 0_V_PLL _VTTTX _V_PLL _VTTRX _V _TX0N _TX0P _TXN _TXP

TXP_ TXP0_ TXN_ TXN0_ RXP_ RXP0_ RXN_ RXN0_ REFLKP_ REFLKN_ VTTTX_ VTTTX_ VTTRX_ VPLL_ MGTV_ MGTV_ NK FF TXP_0 TXP0_0 TXN_0 TXN0_0 RXP_0 RXP0_0 RXN_0 RXN0_0 REFLKP_0 REFLKN_0 VTTTX_0 VTTTX_0 VTTRX_0 VPLL_0 MGTV_0 MGTV_0 NK0 FF TXP_ TXP0_ TXN_ TXN0_ RXP_ RXP0_ RXN_ RXN0_ REFLKP_ REFLKN_ VTTTX_ VTTTX_ VTTRX_ VPLL_ MGTV_ MGTV_ NK FF MGTVREF VTTRX TXP_ TXP0_ TXN_ TXN0_ RXP_ RXP0_ RXN_ RXN0_ REFLKP_ REFLKN_ VTTTX_ VTTTX_ VTTRX_ VPLL_ MGTV_ MGTV_ NK FF ate: Size: rawn y.v.v.0v --00_0: 0 RT P/N 0 SH P/N 0 UT INTERFE SHEM,ROHS OMPLINT, VIRTEX FF UGHTER 0 F P/N 00 V_PLL W Y Y Y Y Y Y W U ONN_M_FF0 U ONN_M_FF0 0 W Y Y Y Y Y Y0 W0 U ONN_M_FF0 0 0 0 U ONN_M_FF0 VTRX 0_TX0P 0_TX0N VTTTX L FERRITE-0 0.UF 0V V VTTRX L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L0 FERRITE-0 0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V L FERRITE-0 0.UF 0V _V 0_V 0_VTTRX 0_V_PLL _V_PLL _V_PLL _VTTRX _VTTRX _V _VTTTX _VTTTX 0_VTTTX _VTTTX _V _VTTRX _V_PLL _V _VTTTX _VTTRX _V_PLL 0_V 0_VTTTX 0_VTTRX 0_V_PLL _V _VTTTX _VTTRX _V_PLL _V _VTTTX _VTTRX _V_PLL _TX0N _TX0P _TXN _TXP 0_TXN 0_TXP _TX0N _TX0P _TXN _TXP _TX0N _TX0P _TXN _TXP L FERRITE-0 0 0.UF 0V VTRX

GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN0 GN0 GN0 GN0 GN0 GN0 GN0 GN0 GN0 GN00 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN GN FF GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN0 GN0 GN0 GN0 GN0 GN0 GN0 GN0 GN0 GN00 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN0 GN0 GN0 GN0 GN0 GN0 GN0 GN0 GN0 GN00 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN GN GN0 GN GN GN GN GN GN GN GN FF VINT VINT VINT0 VINT0 VINT0 VINT0 VINT0 VINT0 VINT0 VINT0 VINT0 VINT0 VINT00 VINT VINT VINT VINT VINT VINT VINT VINT VINT VINT0 VINT VINT VINT VINT VINT VINT VINT VINT VINT VINT0 VINT VINT VINT VINT VINT VINT VINT VINT VINT VINT0 VINT VINT VINT VINT VINT VINT VINT VINT VINT VINT0 VINT VINT VINT VINT VINT VINT VINT VINT VINT VINT0 VINT VINT VINT VINT VINT VINT VINT VINT VINT VINT0 VINT VINT VINT VINT VINT VINT VINT VINT VINT VINT0 VINT VINT VINT VINT VINT VINT VINT VINT VINT VINT0 VINT VINT VINT VINT VINT VINT VINT VINT VINT VINT0 VINT VINT VINT VINT VINT VINT VINT VINT VINT VINT FF VUX VUX VUX VUX VUX VUX VUX VUX VUX0 VUX VUX VUX VUX VUX VUX VUX VUX VUX VUX VUX0 VUX FF 0 FF ate: Size: rawn y.0v ULK-RIL HIGH FREQUEY RIL.V FPG ORE Y-PSS HIGH FREQUEY RIL FPG VUX Y-PSS --00_0: 0 RT P/N 0 SH P/N 0 FPG EOUPLING PITORS F P/N 00 SHEM,ROHS OMPLINT, VIRTEX FF UGHTER 0 J W P H G T R K N U ONN_M_FF0 W0 W U0 U T T R J H F F E0 E 0 0 Y U ONN_M_FF0 Y Y Y Y Y Y Y Y W W W W W0 W W W V V V V V V V V V U U U U U0 U U U T T T T T T T R R R R R0 R R P P J J0 J H H H H H H G G G G G0 G G G F F F F F F F E E E E E0 E E E 0 0 U ONN_M_FF0 Y Y Y Y0 Y Y Y Y0 Y Y Y Y Y W W W W W W W W W W W W W W V V V0 V V V V V0 V V V V V U U U U U U U U U U U U T T T T T T T T0 T T T R R R R R R R R R R P P P P P P P P N N N N N N N N M M0 M M0 M M0 M M M0 L L L L L L K K K K K K K J J J J J J H H H H H G G G G G F F F F F E E E E E E 0 0 0 0 0 0 0 Y Y U ONN_M_FF0 W W W W W W W W V V V V V U U U U U T T T T T R R R R R R P P P P P N N N N N N N N M M0 M M0 M M0 M M0 L L L L L K K K K K K K J J J J J J J J J J J H H H H H H H0 H H G G G G G G G G G G F F F F F F F F F0 F F F E E E E E E E E E E E E E 0 0 0 0 0 0 Y U ONN_M_FF0 VUX VINT V 0.0UF 0 0 0.0UF V V 0.0UF 0.0UF V 0.UF 0V V 0.0UF 0UF 0V TNT 0 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0.UF 0V 0.UF 0V 0.UF 0V 0UF 0V TNT VINT V 0.0UF 0.UF 0V 0UF 0V TNT 0.UF 0V VINT VUX 0.UF 0V 0.UF 0V 0.UF 0V 0 0UF 0V TNT 0UF 0V TNT 0.UF 0V 0UF 0V TNT 0 0.UF 0V 0.UF 0V 0.UF 0V 0.UF 0V 0.UF 0V 0.UF 0V 0 0.UF 0V 0.UF 0V 0.UF 0V 0.UF 0V 0.UF 0V 0.UF 0V 0.UF 0V 0.UF 0V V 0.0UF 0 V 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0.0UF V 0.0UF 0.0UF V

HR_RING_ RSV VO_0 VO_0 VTT_0 TMS_0 TO_0 TI_0 TK_0 RWR 0 R_FUSE_0 PROGRM 0 M_0 M_0 M0_0 HSWPEN_0 ONE_0 _OUT_USY_0 _IN_0 S 0 LK_0 INIT 0 HR_RING_ VO_ VO_ IO_LP IO_LN 0 IO_LP IO_LN IO_LP IO_LN 0_ IO_LP IO_LN IO_LP IO_LN IO_LP IO_LN_VREF_0 IO_LP IO_LN IO_LP IO_LN 0_ IO_LP IO_LN IO_L0P IO_L0N HR_RING_ VO_ VO_ IO_LP FS_ IO_LN_0_FS0_ IO_LP IO_LN FS_ IO_LP IO_LN IO_LP IO_LN IO_LP_FWE IO_LN_SO IO_LP_FS IO_LN_VREF_FOE MOSI_ IO_LP IO_LN_0_ IO_LP IO_LN IO_LP IO_LN IO_L0P RS_ IO_L0N RS0_ HR_RING_ VO_ VO_ IO_LP_G_ IO_LN_G_ IO_LP_G_ IO_LN_G_ IO_LP_G_ IO_LN_G_ IO_LP_G_ IO_LN_G_ IO_LP_G_ IO_LN_G_ IO_LP_G_ IO_LN_G_VREF_ IO_LP_G_ IO_LN_G_ IO_LP_G_VRN_ IO_LN_G_VRP_ IO_LP G_ IO_LN G_ IO_L0P G_ IO_L0N G_ HR_RING_ VO_ VO_ IO_LP G_ IO_LN G_ IO_LP G_ IO_LN G_ IO_LP_G_VRN_ IO_LN_G_VRP_ IO_LP_G_ IO_LN_G_ IO_LP_G_ IO_LN_G_ IO_LP_G_ IO_LN_G_VREF_ IO_LP_G IO_LN_G IO_LP_G IO_LN_G_0_ IO_LP_G IO_LN_G IO_L0P_G IO_L0N_G HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ ate: Size: rawn y UT --00_0: 0 RT P/N 0 SH P/N 0 UT TEST PINS F P/N 00 SHEM,ROHS OMPLINT, VIRTEX FF UGHTER 0 H G0 G F F G K J L K J0 K0 H J N N N N M L H G H H0 F F F G G H E0 F0 J H E F G E E M M U Y W T N0 N T R P R U T T T T U T R R0 T0 T R L L M L K K K K M N T R N P R P N P N M R R U F J H J J G G H J G H K J F F K L E E H H0 L0 L G F M N G H M N G F N0 P0 K L K K L M U T R P P L L N N M M M M P N L L N P K L N0 P0 U H E K0 L0 L K K J0 L L L K L M M M J K M L J J U V R K J N M K K N P M L L M L0 M K K J0 K0 K K U J F N P N0 M M M N N N N P P M N P N P P N P U V L G0 P0 H J H G R0 F0 R J H0 H P R J R T0 H T U VO_0 VO_ UT UT 0 UT UT 0 0 VO_ UT UT UT UT UT 0 UT UT UT UT 0 UT UT UT 0 VO_ LVS0_N LVS0_P LVTTL LVTTL0 LVS_N LVS_P LK LK LK LK LK LK LK0 LK LK LK LK LK LK LK VO_ LK0 LK LK LK LVS_P LVS_N LK LK LVTTL LVTTL LVS_P LVS_N 0 VO_ UT UT UT UT 0 UT UT UT UT UT 0 UT UT VREF UT UT 0 UT 0 UT UT UT 0 UT 0 UT UT UT UT 0 UT 0 UT 0 UT UT UT 0 UT 0 UT VREF UT UT 0 UT 00 UT UT UT UT UT 0 UT UT VO_ UT UT UT UT UT UT UT UT UT UT 00 UT 0 UT UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT 0 UT VREF UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT VREF VO_ UT UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT PROG HSWP_EN TK M0 M M FPG_TI FPG_TO RSV VTT TMS RFUSE INIT RWR_# _IN ONE OUT_USY LK S_#

HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_SM0P_ IO_LN_SM0N_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP SMP_ IO_LN SMN_ IO_L0P SMP_ IO_L0N SMN_ IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ ate: Size: rawn y HR_RING_ VO_ VO_ VO_ IO_LP SM0P_ IO_LN SM0N_ IO_LP SMP_ IO_LN SMN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_ IO_LN_VREF_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_SMP_ IO_LN_SMN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_SMP_ IO_L0N_SMN_ R 0 /0W UT SM N R 0 /0W E H0 J0 J J G H F0 G F F E U V T U R T P P M N L M L K K0 L0 0 E0 0 U UT 0 R 0 /0W SM N SM P R 0 /0W --00_: 0 RT P/N 0 SH P/N 0 UT TEST PINS F P/N 00 SHEM,ROHS OMPLINT, VIRTEX FF UGHTER 0 U0 R P K J M L N M P N R P R R E E0 F F0 G G W W Y W Y V W T U T U V U K0 K H0 J0 H H U V U0 L M V V K L W V J K Y W H J W W G H Y Y W W0 Y0 0 T T R R T T P P U U N N U Y V 0 W0 Y0 N0 P0 M N L M L0 L J K H J F G W Y V0 W U V T U T0 T P R0 R P Y Y Y F G U V U0 P U T T R R0 T0 R T U U U U K0 L0 J J K K N M P0 P N P M M R T R P V V U U U V V V0 L L U VO_ UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT VO_ UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT VREF UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT VO_ UT VREF UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 00 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT UT UT VO_ VO_ UT 0_VREF UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT SM P UT UT 0 UT 0 UT UT UT UT UT UT UT UT VREF UT UT UT UT UT 0 UT UT UT UT UT UT UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 00 UT UT UT UT UT UT UT

HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_0 VO_0 VO_0 IO_LP 0 IO_LN 0 IO_LP 0 IO_LN 0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_VREF_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_0 IO_LP_0 IO_LN_VREF_0 IO_LP_0 IO_LN_0 IO_LP_VRN_0 IO_LN_VRP_0 IO_LP 0 IO_LN 0 IO_L0P 0 IO_L0N 0 IO_L0P_0 IO_L0N_0 HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ ate: Size: rawn y --00_0: 0 RT P/N 0 SH P/N 0 UT TEST PINS F P/N 00 SHEM,ROHS OMPLINT, VIRTEX FF UGHTER 0 H G0 E K0 L0 H H H0 J0 J H K J K K E0 F0 F F G G E F R0 P0 E P N0 E N P F E M M G G L L J H U H E E F F E H J G G G H H G N P M M M M U T T U R R P P L L K J K J L K E E F F N N U M L J F F E F R T T R U U V V E E E L K L L J K H J N M M N P N P P H G H G U R P L F G V V0 E F R T F F R R E P P E E M L M M K L K K U V J J T0 T H H U U G G N N U L K G0 T U U T K J H J K J L L N P L M N M Y Y W V W V V E F E F G H G U V R T R P U G0 E G H 0 H H J J L K 0 F F E E0 F F0 E F E E G G F F J K U K H G0 R0 T0 N0 P0 G F F G E E E M L N M N P L M J H K K J K G H T R V0 U U VO_ UT 0_VREF UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT VO_ UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT VREF UT UT 0 UT UT UT UT UT UT UT UT VO_ UT VREF UT UT UT UT UT UT UT UT UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 00 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT 0 VO_0 UT 0_VREF UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 VO_ UT UT UT UT UT UT UT UT UT 00 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT VO_ UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT VO_ UT UT UT UT UT UT UT UT UT 00 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT

HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ HR_RING_ VO_ VO_ VO_ IO_LP IO_LN IO_LP IO_LN IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_ IO_LP_ IO_LN_VREF_ IO_LP_ IO_LN_ IO_LP_VRN_ IO_LN_VRP_ IO_LP IO_LN IO_L0P IO_L0N IO_L0P_ IO_L0N_ NK FF ate: Size: rawn y --00_0: 0 RT P/N 0 SH P/N 0 UT TEST PINS F P/N 00 SHEM,ROHS OMPLINT, VIRTEX FF UGHTER 0 V U0 P P P W V P0 R V V N N0 V U M M V U L L U U U T V0 V W V U U R T U U T R W V R0 T0 W V U Y U0 Y W Y Y Y V W W0 V0 Y W W0 Y Y0 0 0 W W Y Y V W V W U G0 E E 0 0 E 0 F0 E0 E E 0 U W V T Y W W Y Y W 0 Y0 W W0 Y0 W 0 Y W W Y Y Y W Y W U J F 0 0 E 0 0 0 U L K H G H M N J J0 V V H0 H T U G H T R G G M M N M N N L L P P L L0 P R K K0 N P K J T R U U0 R P V V U U R R U T U T V V H J H G F G L M L M J K K J N M R P R P P N T T V U G F U VO_ UT 0 UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT VO_ UT 0_VREF UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT 0 VO_ UT VREF UT UT 0 UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT VO_ UT VREF UT VREF UT UT UT 0 UT UT UT 0 UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT VO_ UT VREF UT VREF UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT 00 UT 0 UT 0 UT 0 UT UT UT UT UT UT 0 VO_ UT 0 UT 0 UT UT UT UT UT VREF UT VREF UT UT UT UT 0 UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT UT UT 0 UT UT UT 0 UT 0 UT 0 UT 0 UT 0 VO_ UT UT UT UT UT UT UT UT UT UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 0 UT 00 UT UT UT UT UT UT UT UT UT UT 0 UT UT UT UT UT UT UT UT UT UT 0

V V R 00 /W R 00 /W R.K /0W VV VO.UF 0V TNT U VIN VOUT 0 VIN VOUT SW J ST PG SHN GN GN LT0E R J: JUMPER PINS & FOR.V OUT JUMPER PINS & FOR.0V OUT 00K /W R.00K % /W J H-X R K /0W R.K /W V_PLL_J V 0UF R 0 /0W Q S LE-GRN-SMT V_PLL V_PLL_J J H-X R0.K /0W VV VO.UF 0V TNT U VIN VOUT 0 VIN VOUT SW J ST PG SHN GN GN LT0E R 00K /W R.K /W R K /0W V_V0 V 0UF Q R0 0 /0W S LE-GRN-SMT VPS.0V V V_V0 J H-X V V R 00 /W R 00 /W U VIN VOUT 0 VIN VOUT SW J ST PG SHN GN GN R 00K /W R.00K % /W R K /0W V 0UF Q R 0 /0W S0 LE-GRN-SMT VPS.V VTTRX VTTRX_V J H-X U VIN VOUT 0 VIN VOUT SW J ST PG SHN GN GN R 00K /W VTTX_V V 0UF R 0 /0W Q S R.K /0W VV VO.UF 0V TNT LT0E VTTRX_V R.K /0W VV VO 0.UF 0V TNT LT0E R.00K % /W R K /0W LE-GRN-SMT VPS.V VTTTX VTTX_V J H-X SHEM,ROHS OMPLINT, VIRTEX FF UGHTER MGT POWER SUPPLY ate: --00_: SH P/N 0 RT P/N 0 F P/N 00 Size: 0 0 rawn y

J J --00 RP V 0UF VIN V TNT 0UF LE-GRN-SMT 0V TNT R.K /W 0MSQE R 00 /W S VIN UT_PWRN_V_ SHIEL SW.V SUPPLY @ U VIN VOUT SHN SENSE T GN R R.K /W 0UF V TNT.K /W 0UF V TNT UT_METET_V0_VUX SUPPLY.V MX U VIN VOUT SHN SENSE T GN UT_PWRN_V0_.V MX U VIN VOUT SHN SENSE LTEQ_PF VV 00UF T GN R 00 % /0W R 0 % /0W 0V TNT R.K /W LTE-. LTE-. V 0UF 0UF 0V TNT PTV000W TRK VI MX INHIIT VV R. % /0W GN UT_METET_V0_ R 00 % /0W 0 0UF 0V TNT R 00 % /0W R. % /0W GN ORE SUPPLY.0V SUPPLY @ VO VO JUST 00UF 0V TNT U 00UF 0V TNT 0-0--0 J R.K % /W VV_ 0 0UF.V TNT V 0 0UF 0V TNT J RSV VV J H-X VINT PLE OPPER SHPE WITH VIS VV ROUN EH POWER PIN ON J TO PROVIE POWER SHORT PIN & SHORT PIN & UT_METET_V0_,0 U J 00UF H-X 0V TNT VUX VINT 0 0UF.V TNT J0 TO PROVIE POWER SHORT PIN & SHORT PIN & VUX.V J0 --00 V I/O SELETION VO J VO_0 VO_ VO_ VO_ 0 VO_ VO_ VO_ VO_ VO_ 0 VO_ VO_ VO_ VO_ VO_ 0 VO_ VO_ VO_0 VO_ VO_ 0 VO_ VO_ VO_ VO_ VO_ 0 H-X H-X VO_ VO_ VO_ --00 VV 0 0 V V 0UF 0UF VO VIN VIN VIN VIN VIN VIN VIN VIN VIN VIN0 VIN VIN VIN VIN VIN VIN VIN VIN PGN PGN PGN PGN PGN PGN E PGN E PGN E PGN E PGN0 E PGN E PGN E PGN F PGN F PGN F PGN F PGN F PGN F PGN F PGN0 F PGN F PGN G PGN G PGN LTM0 H G G G G G G PGN PGN PGN0 PGN PGN PGN PGN PGN VOSNS- VOSNS+ M J SENSE LINES ONNET T LO J H-X VO_0 VO_ VO_ VO_ 0 VO_ VO_ VO_ VO_ VO_ 0 VO_ VO_ VO_ VO_ VO_ 0 VO_ VO_ VO_0 VO_ VO_ 0 VO_ VO_ VO_ VO_ VO_ 0 VO_ VO_ VO_ R VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS VPS.K /0W MRG MRG0 FSET MPGM OMP RUN TRK/SS PLLIN PGOO PGN0 PGN PGN PGN PGN PGN PGN PGN G J 0 0 HR-X G 0 F E H H H H H H H H VOUT_LL IFFVOUT L K ate: INTV VF RV R SGN H.K /W % VOUT M VOUT M0 VOUT M VOUT0 M VOUT M VOUT M VOUT M VOUT M VOUT M VOUT M VOUT M VOUT L VOUT L0 VOUT0 L VOUT L VOUT L VOUT L VOUT L VOUT L VOUT L VOUT L VOUT L VOUT K VOUT0 K0 VOUT K VOUT K VOUT K VOUT K VOUT K VOUT K VOUT K VOUT K VOUT K VOUT0 J0 VOUT J VOUT J VOUT J VOUT J VOUT J VOUT J VOUT J VOUT J VOUT J VO SUPPLY.V SUPPLY @ 0 TO PROVIE ON OR REGULTION POWER SHEM,ROHS OMPLINT, VIRTEX FF UGHTER --00_:0 R NP % /W YV V UF VV J R 00K /W 0 0UF VV 0V TNT SHORT PIN & SHORT PIN & VO.V PLE OPPER SHPE WITH VIS ROUN EH POWER PIN ON J & J GN SH P/N 0 RT P/N 0 F P/N 00 FPG POWER SUPPLY, E-FUSE H-X YV V UF VO 0UF 0V TNT 0UF 0V TNT J NPO 0V 00PF J --00 VV J --00 VO H-X Size: 0 0 0 rawn y

V V V V V V V V V V V V V V V V V V V V V V V V V V V V V V ate: Size: rawn y --00_0: 0 RT P/N 0 SH P/N 0 POWER LE INITORS F P/N 00 SHEM,ROHS OMPLINT, VIRTEX FF UGHTER 0 Q Q Q /0W 0 R /0W 0 R /0W 0 R R0 0 /0W /0W 0 R R 0 /0W /W 0 R R 0 /W /W 0 R R 0 /W /W 0 R R 0 /W R 0 /W /W 0 R /W 0 R R 0 /W /W 0 R R 0 /W R0 0 /W /W 0 R R 0 /W /W 0 R R 0 /W /W 0 R0 R 0 /W /W 0 R R 0 /W /W 0 R R 0 /0W R 0 /0W S LE-GRN-SMT Q R 0 /0W S LE-GRN-SMT Q /0W 0 R LE-GRN-SMT S VINT S LE-GRN-SMT R 0 /0W S LE-GRN-SMT Q VUX R 0 /0W S LE-GRN-SMT Q Q LE-GRN-SMT S /0W 0 R Q0 LE-GRN-SMT S Q LE-GRN-SMT S R0 0 /0W S LE-GRN-SMT Q R 0 /0W S0 LE-GRN-SMT Q R 0 /0W S LE-GRN-SMT Q Q LE-GRN-SMT S S LE-GRN-SMT Q R 0 /0W VO VO_0 VO_ VO_ VO_ VO_0 VO_ VO_ VO_ VO_ VO_ VO_ VO_ VO_ VO_ Q LE-GRN-SMT S /0W 0 R R 0 /0W S LE-GRN-SMT Q S LE-GRN-SMT Q R 0 /0W S0 LE-GRN-SMT Q VO_ VO_ Q0 LE-GRN-SMT S R 0 /0W S LE-GRN-SMT Q VO_ VO_ Q LE-GRN-SMT S /0W 0 R VO_ Q LE-GRN-SMT S /0W 0 R0 Q LE-GRN-SMT S /0W 0 R VO_ R 0 /W /W 0 R0 VO_ R0 0 /0W S LE-GRN-SMT Q LE-GRN-SMT S /0W 0 R Q0 LE-GRN-SMT S VO_ VO_ /W 0 R R 0 /W R 0 /0W S LE-GRN-SMT Q VO_ VO_ Q LE-GRN-SMT S /0W 0 R S LE-GRN-SMT Q VO_ VO_ S0 LE-GRN-SMT Q R 0 /0W R 0 /W R 0 /W R 0 /W /W 0 R R 0 /0W

VPS VPS VPS VPS V V ate: Size: rawn y P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P00 P P P P P P P0 P P P P0 P P P P P0 P P P P0 P P P P P P0 P P P0 P P P P0 P P P P P P P0 P P P P P0 P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P00 P P P P P P P0 P P P P0 P P P P P0 P P P P0 P P P P P P0 P P P0 P P P P0 P P P P P P P0 P P P P P0 P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P00 P P P P P P P0 P P P P0 P P P P P0 P P P P0 P P P P P P0 P P P0 P P P P0 P P P P P P P0 P P P P P0 P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P00 P P P P P P P0 P P P P0 P P P P P0 P P P P0 P P P P P P0 P P P0 P P P P0 P P P P P P P0 P P P P P0 P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P00 P P P P P P P0 P P P P0 P P P P P0 P P P P0 P P P P P P0 P P P0 P P P P0 P P P P P P P0 P P P P P0 P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P P00 P P P P P P P0 P P P P0 P P P P P0 P P P P0 P P P P P P0 P P P0 P P P P0 P P P P P P P0 P P P P P0 VPS SENSE PINS VPS SENSE PINS 00 0 0 0 0 0 0 0 0 0 P FSI-0_LNS 0 0 0 0 0 0 0 0 0 00 FSI-0_LNS P 00 0 0 0 0 0 0 0 0 0 FSI-0_LNS P 0 0 0 0 0 0 0 0 0 00 FSI-0_LNS P 00 0 0 0 0 0 0 0 0 0 P0 FSI-0_LNS 0 0 0 0 0 0 0 0 0 00 FSI-0_LNS P --00_: 0 RT P/N 0 SH P/N 0 FX LNINGS TOP N OTTOM SHEM,ROHS OMPLINT, VIRTEX FF UGHTER 0 F P/N 00 UT VREF LK UT_PWRN_V UT_PWRN_V0 VUX VINT VINT VUX _UT_P_ VPS UT UT UT 0 UT UT UT VREF UT VREF UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT 0 UT 0 UT 0 UT 0 UT 0 UT UT UT UT UT UT UT VREF UT 0 UT UT UT 00 UT 0 UT 0 UT 0 UT 0 UT 0 UT UT UT UT 0 UT UT UT UT UT UT 0 UT UT UT 0 UT UT UT UT 0 UT UT UT UT UT UT UT 0 UT UT UT UT UT 0 UT UT UT_PWRN_V0_ HSLK_Q_P HSLK_Q_N UT_PWRN_V_ UT UT UT UT UT UT UT UT UT UT UT UT UT UT LK LK LK LK0 LK LK LK LK UT UT UT UT UT UT UT 0 UT LK LK LK UT LK GN LK LK LK0 UT 0 UT 0 UT UT 0 UT UT UT UT UT 0 UT 0 UT UT UT_P_ UT UT UT VV VV UT UT UT UT UT 0 UT UT UT 0 UT 0 UT UT UT UT UT UT UT 0 UT UT UT UT UT 0 UT UT UT UT 00 UT 0 UT 0 UT 0 UT 0 UT UT 0 UT UT UT UT UT 0 UT 0 UT UT VREF UT VREF UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT 0 UT 0 UT 0 UT 0 UT 0 UT UT UT UT_METET_V0 UT_METET_V LK LK LK0 LK INIT LK VPS GN LK LK LK UT RWR_# S_# FX_M0 FX_M FPG_TI TMS UT UT 0 UT 0 UT UT UT UT UT 0 UT 0 UT UT UT VREF UT VREF UT UT ONE 0 UT UT UT UT UT UT UT UT UT UT TK FPG_TO FX_M VTT HSWP_EN UT LK LK LK LK UT_METET_V_ HSLK_Q_N HSLK_Q_P UT_METET_V0_ LK0 LK LK LK _IN OUT_USY PROG LK UT UT UT UT UT UT UT UT 0 UT 0 UT 0 UT 0 UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT VREF UT VREF UT UT 0 UT 0 UT UT UT UT UT 0 UT UT 0 UT 0 UT 0 UT 0 UT 00 UT UT UT UT 0 UT UT UT UT UT 0 UT UT UT UT UT UT UT 0 UT 0 UT UT UT 0 UT UT UT UT UT 0 UT UT UT UT UT 0 UT UT UT UT UT UT UT 0 UT UT UT UT 0 UT UT UT 0 UT UT UT UT UT UT 0 UT UT UT UT 0 UT 0 UT 0 UT 0 UT 0 UT 00 UT UT UT 0 UT VREF UT VREF UT UT UT UT UT UT UT 0 UT 0 UT 0 UT 0 UT 0 UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT XP XN UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT UT